ŘÃdicà systém pro ovládánà klimatizace a vytápÄ›nà železniÄnÃch vozů
ŘÃdicà systém pro ovládánà klimatizace a vytápÄ›nà železniÄnÃch vozů ŘÃdicà systém pro ovládánà klimatizace a vytápÄ›nà železniÄnÃch vozů
Kapitola 3. Návrh hardwaruLogické výstupyLogický výstup je realizován pomocí integrovaného čtyřkanálového budičeBTS724. Tento budič má maximální výstupní proud 10A na kanál a maximální napájecínapětí 36V. Výhoda tohoto řešení je v kompaktnosti a odolnosti. Obvod má zabudovanéochrany před zkratem na výstupu, přetížení a překročení maximální teploty. Navícdisponuje zpětnou vazbou, která informuje procesor, zda-li je kanál skutečně sepnutý.Nesepnutí výstupu může mít za příčinu zkrat, nebo překročení dovolené teploty budiče.Na obr. 3.9 je schéma čtyřkanálového budiče.Obr. 3.9: Budič logických výstupů24
Kapitola 3. Návrh hardwaruV návrhu požadujeme, aby byl výstup galvanicky oddělen od obvodůprocesorové desky. Toho je docíleno pomocí optočlenů zapojených na obr. 3.10. Hradlo74HCT126 je zde z důvodu zesílení signálu z procesoru.Obr. 3.10: Galvanické oddělení pro budič logických výstupůJak již bylo řečeno, integrovaný budič BTS724 disponuje zpětnou vazbou, kteráhlásí zpět do procesoru stav (poruchu) svých výstupů. Tuto zpětnou vazbu je opět nutnooddělit optočlenem. Schéma zapojení je na obr. 3.11.Obr. 3.11: Zpětná vazba od budiče logických výstupů25
- Page 10 and 11: Kapitola 2. Popis řešeného probl
- Page 12 and 13: Kapitola 2. Popis řešeného probl
- Page 14 and 15: Kapitola 2. Popis řešeného probl
- Page 16 and 17: Kapitola 2. Popis řešeného probl
- Page 18 and 19: Kapitola 2. Popis řešeného probl
- Page 20 and 21: Kapitola 3. Návrh hardwaru• Dohl
- Page 22 and 23: Kapitola 3. Návrh hardwaruTeplota
- Page 24 and 25: Kapitola 3. Návrh hardwaru3.2 Hlav
- Page 26 and 27: Kapitola 3. Návrh hardwaruProcesor
- Page 28 and 29: Kapitola 3. Návrh hardwarunapěťo
- Page 30 and 31: Kapitola 3. Návrh hardwaruse prov
- Page 34 and 35: Kapitola 3. Návrh hardwaruAnalogov
- Page 36 and 37: Kapitola 3. Návrh hardwaruObr. 3.1
- Page 38 and 39: Kapitola 3. Návrh hardwaruRS485Pos
- Page 40 and 41: Kapitola 3. Návrh hardwaru• Tepl
- Page 42 and 43: Kapitola 4. Komunikace4.2 Sběrnice
- Page 44 and 45: Kapitola 4. Komunikace4.2.3 Formát
- Page 46 and 47: Kapitola 4. Komunikace4.4.1 Fyzick
- Page 48 and 49: Kapitola 4. Komunikace4.5 Sběrnice
- Page 50 and 51: Kapitola 4. Komunikaceže master ne
- Page 52 and 53: Kapitola 4. Komunikace• Čtyřvod
- Page 54 and 55: Kapitola 4. KomunikaceKřídlová z
- Page 56 and 57: Kapitola 4. KomunikaceAdresa (1 byt
- Page 58 and 59: Kapitola 4. Komunikace• Teplota v
- Page 60 and 61: Kapitola 5. Návrh softwaru• Ří
- Page 62 and 63: Kapitola 5. Návrh softwaruStavový
- Page 64 and 65: Kapitola 5. Návrh softwaruCommVrst
- Page 66 and 67: Kapitola 5. Návrh softwaruneexistu
- Page 68 and 69: Kapitola 5. Návrh softwarubool get
- Page 70 and 71: Kapitola 5. Návrh softwaruModul re
- Page 72 and 73: Kapitola 5. Návrh softwaru5.2 Jedn
- Page 74 and 75: Kapitola 5. Návrh softwarujiž nen
- Page 76 and 77: Kapitola 5. Návrh softwaruInterfac
- Page 78 and 79: Kapitola 6. TestováníTestování
- Page 80 and 81: Kapitola 7. Závěr7 ZávěrCílem
Kapitola 3. Návrh hardwaruV návrhu požadujeme, aby byl výstup galvanicky oddělen od obvodů<strong>pro</strong>cesorové desky. Toho je docíleno pomocí optočlenů zapojených na obr. 3.10. Hradlo74HCT126 je zde z důvodu zesílení signálu z <strong>pro</strong>cesoru.Obr. 3.10: Galvanické oddělení <strong>pro</strong> budič logických výstupůJak již bylo řečeno, integrovaný budič BTS724 disponuje zpětnou vazbou, kteráhlásí zpět do <strong>pro</strong>cesoru stav (poruchu) svých výstupů. Tuto zpětnou vazbu je opět nutnooddělit optočlenem. Schéma zapojení je na obr. 3.11.Obr. 3.11: Zpětná vazba od budiče logických výstupů25