12.07.2015 Views

telra r/c - Serwis Elektroniki

telra r/c - Serwis Elektroniki

telra r/c - Serwis Elektroniki

SHOW MORE
SHOW LESS
  • No tags were found...

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

Opis procesora sygna³owego VSP2860 firmy ITTOpis procesora sygna³owego VSP2860 firmy ITTHenryk DemskiUk³ad VSP2860 to cyfrowy procesor sygna³owy, który realizujewszystkie funkcje obróbki sygna³ów wideo i synchronizacjicyfrowego odbiornika telewizyjnego, które do tej poryby³y wykonywane przez procesory PVPU i DPU i generatorzegarowy MCU w cyfrowych telewizorach systemu DIGIT2000. VSP2860 jest przeznaczony g³ównie do obróbki sygna-³ów w drugim torze sygna³owym odbiornika telewizyjnego wyposa¿onegow funkcjê PIP, czyli tak zwany „obraz w obrazie”,ale mo¿e byæ równie¿ z powodzeniem stosowany we wszystkichodbiornikach, które wymagaj¹ cyfrowego sygna³u wideo,synchronizacji i odchylania w jednym chipie. Opisywany procesorwykonany w technologii NMOS aplikowany albo w obudowê44-nó¿kow¹ typu PLCC, albo 40-nó¿kow¹ typu DIL jestzgodny pod wzglêdem poziomów sygna³ów, rozmieszczeniawyprowadzeñ i wartoœci napiêæ zasilaj¹cych z systemem cyfrowychprocesorów systemu DIGIT 2000.Procesor VSP2860 znalaz³ zastosowanie m.in. w takich odbiornikachtelewizyjnych, jak: Elemis 631xSTP/ST/T,561xSTP/ST/T, 551xST/T, Aiwa TV1402, TV2002, TV2102,Schneider chassis DTV2/LAS VEGAS, Sharp DV5403S chassisDECO-4.Cechy procesora VSP2860Podstawowymi w³aœciwoœciami procesora VSP2860 s¹:· tor luminancji z kompensacj¹ opóŸnienia, cyfrowy filtrgrzebieniowy, filtr korekcji wysokoczêstotliwoœciowej,uk³ad poprawy i ograniczania kontrastu,· tor nasycenia koloru z demodulatorem chrominancji, uk³adautomatycznej regulacji chrominancji (ACC), uk³ad poprawy,ograniczania i multipleksowania nasycenia koloru,· uk³ady regulacji: kontrastu, nasycenia, odcienia, itd. wykonywaneprzez u¿ytkownika,· uk³ad obróbki impulsów synchronizacji z dwupoziomowymamplitudowym ogranicznikiem, fazowa pêtla PLLautomatycznego podstrajania czêstotliwoœci H, uk³ad obróbkisygna³ów odchylania, generacja steruj¹cego impulsusynchronizacji H w drugiej pêtli PLL, generacja sygna-³u pi³y i paraboli na potrzeby regulacji geometrii obrazu,· generacja wewnêtrznego sygna³u zegarowego, mo¿liwoœæwykorzystywania zewnêtrznego sygna³u zegarowego,· pe³na zgodnoœæ z systemem DIGIT 2000.Zastosowanie procesora VSP2860Na rys.1 pokazano schemat blokowy toru wizyjnego cyfrowegoodbiornika telewizyjnego, bazuj¹cego na koncepcji DIGIT2000, wyposa¿onego w tor podgl¹du PIP. Oprócz uk³adów niezbêdnychdo normalnego odbioru g³ównego toru wizyjnego,wœród których mo¿na wymieniæ: przetwornik VCU2133, procesorwideo PVPU (lub CVPU), SPU i DMA (lub tylko PVPU wprostszych modelach), procesor odchylania DPU2553 i generatortaktuj¹cy MCU2600 lub MCU2632, na potrzeby drugiego toruwizyjnego zastosowano konwerter A/D sygna³u wideo VAD2150,procesor VSP2860, opcjonalnie procesor SECAM SPU2243,procesor PIP2250 i dwie pamiêci DRAM (ka¿da 14K×4 ).MCU2600orMCU2632DPU2553H DeflectionV DeflectionG³ównyanalogowysygna³wideoABClockVCU 2133A/D PartPVPU2204CVPU2270SPU2243VCU 2133D/A PartRGBDMA2271PIPanalogowysygna³wideoABVAD2150Sync etc.System Clock or CrystalVSP2860PIP2250YUV Bus2DRAMs16K×4SPU2243Rys.1.48 SERWIS ELEKTRONIKI 10/2003

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!