31.01.2015 Views

Studijní text [pdf] - Personalizace výuky prostřednictvím e-learningu

Studijní text [pdf] - Personalizace výuky prostřednictvím e-learningu

Studijní text [pdf] - Personalizace výuky prostřednictvím e-learningu

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

Unipolární tranzistory<br />

b) v obohacovacím režimu – UGS 0 , kladné napětí na G zvyšuje dále počet elektronů v kanálu N<br />

(obohacuje), odpor kanálu dále klesá.<br />

Vliv napětí UDS<br />

je stejný jako v předchozích případech. Nejméně se uplatňuje u vývodu S,<br />

nejvíce u vývodu D. Když je UDS<br />

UGS<br />

UP,<br />

dochází k uzavření kanálu („sevření“) v oblasti vývodu<br />

D, proud ID<br />

je saturován. Kvalitativní znázornění závislosti ID f U GS<br />

při U DS = konst. Je na obr.<br />

4.15.<br />

I D<br />

DMOSFET<br />

EMOSFET<br />

JFET<br />

U P<br />

U P<br />

U GS<br />

Obr. 4.15: Kvalitativní znázornění závislosti f <br />

EMOSFET s kanálem N<br />

I pro JFET,<br />

D U GS<br />

Pro zabudovaný kanál typu P platí úplně stejné úvahy s tím, že se zamění typy vodivostí a<br />

polarita napájecích napětí a proudů – viz obr. 4.14c. Výstupní charakteristiky jsou kvalitativně<br />

zachyceny na obr. 4.16.<br />

I D<br />

Odporová<br />

oblast<br />

U<br />

DSP<br />

U<br />

U<br />

U 0<br />

GS<br />

P,<br />

Saturační oblast<br />

U GS<br />

1V<br />

P<br />

I D<br />

U<br />

U<br />

DS P<br />

P<br />

0<br />

U<br />

GS<br />

U<br />

U<br />

SG<br />

P,<br />

-U<br />

GS<br />

<br />

1V<br />

I DSS<br />

U GS<br />

0V<br />

I DSS<br />

U<br />

SG<br />

-U<br />

GS<br />

<br />

0V<br />

U GS<br />

1V<br />

U<br />

SG<br />

-U<br />

GS<br />

1V<br />

U<br />

P<br />

U GS<br />

<<br />

> 0 V<br />

U DS<br />

U P<br />

U GS<br />

<<br />

> 0 V<br />

U<br />

SD<br />

-U<br />

DS<br />

Obr. 4.16: Výstupní charakteristiky tranzistoru MOSFET se zabudovaným kanálem<br />

typu N (a), a typu P (b). Šipková konvence podle obr. 4.14<br />

110

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!