09.05.2015 Views

universidade feevale luciano paim militão desenvolvimento de um ...

universidade feevale luciano paim militão desenvolvimento de um ...

universidade feevale luciano paim militão desenvolvimento de um ...

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

74<br />

Figura 4.32 – Sistema <strong>de</strong> Linhas.<br />

Fonte: Autor, 2011.<br />

Verifica-se, na Figura 4.32, a ligação do 74HC595 em cascata com o objetivo <strong>de</strong><br />

expandir, já que o circuito possui 16 linhas e o shift register trabalha apenas com oito bits. As<br />

linhas estão indicadas em azul, conforme a legenda, sendo estas conectadas ao circuito drive<br />

<strong>de</strong> linha. O controle do shift register é realizado pelo PIC com os pinos <strong>de</strong> CLOCK (SH_CP),<br />

LATCH (ST_CP), DADOS (DS) e a habilitação (/OE). O pino DS recebe os bits enviados<br />

pelo microcontrolador, serialmente, e os mesmos vão sendo transferidos quando o clock é<br />

colocado do nível lógico baixo para o alto (borda <strong>de</strong> subida), mas só serão transferidos para as<br />

linhas, no momento em que o LATCH é colocado <strong>de</strong> nível lógico baixo para alto (borda <strong>de</strong><br />

subida). Enquanto o LATCH não ocorre, os bits vão sendo <strong>de</strong>slocados, internamente, até<br />

chegarem ao flip-flop responsável pelo pino 7 (Q7), pois a partir <strong>de</strong>le os valores serão<br />

enviados para o próximo 74HC595 em cascata, através do pino 9 (Q7’) conectado ao pino 14<br />

(DS) como indicado na figura.

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!