09.05.2015 Views

universidade feevale luciano paim militão desenvolvimento de um ...

universidade feevale luciano paim militão desenvolvimento de um ...

universidade feevale luciano paim militão desenvolvimento de um ...

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

39<br />

Tabela 7 – Descrição dos pinos do Chip voice<br />

NOME DO PINO<br />

EXTERNAL<br />

CLOCK INPUT<br />

(XCLK)<br />

SPEAKER<br />

OUTPUTS<br />

(SP+ / SP -)<br />

AUXILIARY<br />

INPUT (AUX IN)<br />

ADDRESS /<br />

MODE INPUTS<br />

(AX / MX)<br />

Nº DO<br />

PINO<br />

26<br />

14,15<br />

11<br />

1 a 10<br />

FUNÇÃO<br />

Entrada <strong>de</strong> clock externo usada para <strong>um</strong>a sincronização<br />

externa, seguindo <strong>um</strong>a Tabela <strong>de</strong> clock e amostragem<br />

necessária, conforme o Datasheet, para injetar <strong>um</strong> sinal no<br />

XCLK. O chip possui dispositivos internos em pull-down,<br />

trabalhando com <strong>um</strong>a tolerância <strong>de</strong> +/- 1% da amostragem<br />

interna da frequência <strong>de</strong> clock. O ISD2590 requer <strong>um</strong><br />

Sample Rate <strong>de</strong> 5,3kHz e <strong>um</strong> clock <strong>de</strong> 682,7kHz. Se não<br />

utilizar XCLK conectar ao terra.<br />

A saída SP+ / SP - tem <strong>um</strong> drive para alto-falante com <strong>um</strong>a<br />

potência <strong>de</strong> 50mw com <strong>um</strong>a resistência <strong>de</strong> 16Ω.<br />

Sinal auxiliar para ser injetado e multiplexado internamente<br />

com a saída do amplificador para o alto falante.<br />

Estes pinos têm duas funções diferentes, conforme os dois<br />

en<strong>de</strong>reços mais significativos (A8 e A9). Se <strong>um</strong> dos dois<br />

en<strong>de</strong>reços estiver em nível lógico baixo, os pinos se<br />

comportarão como en<strong>de</strong>reços <strong>de</strong> entrada (AX), mas não<br />

como en<strong>de</strong>reços internos. Se os pinos (A8 e A9) estiverem<br />

em nível lógico alto às entradas se comportarão como<br />

modos <strong>de</strong> operação, citados posteriormente no subtítulo<br />

2.3.3.<br />

Fonte: Datasheet ISD2590, 2007<br />

2.3.3 Modo <strong>de</strong> operação<br />

Conforme explicado na Tabela 7, no item ADDRESS / MODE, se os en<strong>de</strong>reços mais<br />

significativos (A8 e A9) estiverem em nível lógico alto tem-se o funcionamento como modo<br />

<strong>de</strong> operação. Estes modos operacionais proporcionam o máximo <strong>de</strong> funcionalida<strong>de</strong> e o<br />

mínimo <strong>de</strong> componentes adicionais. Na Tabela 8, têm-se os modos <strong>de</strong> operações disponíveis.

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!