25.12.2013 Views

Dynamic Voltage Scaling Dissertação para obtenção do Grau de ...

Dynamic Voltage Scaling Dissertação para obtenção do Grau de ...

Dynamic Voltage Scaling Dissertação para obtenção do Grau de ...

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

Lista <strong>de</strong> Figuras<br />

Figura 4.5 – Vista <strong>de</strong> topo da placa <strong>de</strong> circuito impresso da FPGA indican<strong>do</strong> o LDO <strong>do</strong>s 3,3V .......... 31<br />

Figura 4.6 – Exemplo da implementação SPI....................................................................................... 32<br />

Figura 4.7 – Diagrama <strong>de</strong> esta<strong>do</strong>s <strong>do</strong> bloco <strong>de</strong> Controlo e Optimização ............................................. 34<br />

Figura 4.8 – Caminho <strong>de</strong> da<strong>do</strong>s necessário <strong>para</strong> o funcionamento <strong>do</strong> controlo .................................. 35<br />

Figura 4.9 – Multiplexer tri-state <strong>para</strong> geração <strong>do</strong> sinal cut_speed ...................................................... 37<br />

Figura 5.1 – Fotografia <strong>do</strong> protótipo final .............................................................................................. 40<br />

Figura 5.2 – Diagrama temporal <strong>do</strong> bloco Temporiza<strong>do</strong>r ..................................................................... 41<br />

Figura 5.3 – Diagrama temporal <strong>do</strong> bloco SPI ...................................................................................... 41<br />

Figura 5.4 – Diagrama temporal <strong>do</strong> Sensor PVTA ............................................................................... 42<br />

Figura 5.5 – Gráfico da variação da tensão <strong>de</strong> alimentação <strong>do</strong> núcleo digital da FPGA com a<br />

temperatura ........................................................................................................................................... 44<br />

Figura 5.6 – Gráfico da variação da corrente consumida pelo núcleo digital da FPGA com a<br />

temperatura ........................................................................................................................................... 45<br />

Figura 5.7 – Gráfico da variação da Potência consumida pelo núcleo digital da FPGA com a<br />

temperatura ........................................................................................................................................... 45<br />

Figura 5.8 – Poupança obtida com a utilização <strong>do</strong> Sensor Global <strong>para</strong> diferentes temperaturas ....... 46<br />

Figura 7.1 – Esquema eléctrico <strong>do</strong>s dispositivos <strong>de</strong> alimentação da placa FGPA utilizada ................ 52<br />

x

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!