02.08.2013 Views

System Generator for DSP リファレンス ガイド - Xilinx

System Generator for DSP リファレンス ガイド - Xilinx

System Generator for DSP リファレンス ガイド - Xilinx

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

DDS Compiler v1_1<br />

<strong>System</strong><br />

<strong>Generator</strong><br />

ブロック<br />

DDS Compiler<br />

v1_1<br />

[Implementation] タブ<br />

[Implementation] タブからは、 次のよ う なパラ メ ータ を設定でき ます。<br />

• [Memory type] : ブ ロ ッ ク を イ ンプ リ メ ン ト する のに分散 メ モ リ を使用する か、ブ ロ ッ ク RAM<br />

メ モ リ を使用する かを指定し ます。 デフ ォル ト は分散 メ モ リ に設定さ れています。<br />

• [<strong>DSP</strong>48 Use] : [Maximal] にする と、最大のパフ ォーマン スにする ために <strong>DSP</strong>48 が使用されま<br />

す。<br />

• [Latency configuration] : [Auto] にする と 、 最大パフ ォーマン スにするためにコ アがパイプラ<br />

イ ン接続され、 コ アには高いレー ト の ク ロ ッ ク が供給で き る よ う にな り ます。<br />

• [Accumulator latency] : 位相アキュムレータのレイテンシを 0 か 1 に指定し ます。<br />

このブロックで使用されるその他のパラメータは、 ブロッ クのパラ メータ ダイアログ ボックスの<br />

共通オプシ ョ ンで説明されています。<br />

ザイリンクス LogiCORE<br />

このブロックでは、 ザイ リンクス LogiCORE DDS Compiler v1.1 コアが使用されます。<br />

ザイ リンクス<br />

LogiCORE<br />

DDS Compiler<br />

v1_1<br />

LogiCORE<br />

バージ ョ ン/<br />

データ シー ト<br />

Spartan Virtex<br />

II、 IIE 3、 3E 3A<br />

<strong>System</strong> <strong>Generator</strong> <strong>for</strong> <strong>DSP</strong> <strong>リファレンス</strong> <strong>ガイド</strong> japan.xilinx.com 99<br />

リリース 9.2.00 2007 年 8 月<br />

3A<br />

<strong>DSP</strong><br />

1、 E<br />

II、<br />

II Pro<br />

V4.1 • • •<br />

4 5<br />

R

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!