02.08.2013 Views

System Generator for DSP リファレンス ガイド - Xilinx

System Generator for DSP リファレンス ガイド - Xilinx

System Generator for DSP リファレンス ガイド - Xilinx

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

ブロックセッ ト ラ イ ブ ラ リ の構造<br />

Math ブロック<br />

表 7 : Math ブロッ ク<br />

Math ブロック 説明<br />

Accumulator ザイ リ ンクスの Accumulator ブ ロ ッ ク は、 加算器ま たは減算器ベース<br />

のスケーリ ング アキュムレータです。<br />

AddSub ザイ リ ンクスの AddSub ブ ロ ッ ク は、 加算器/減算器です。 処理方法<br />

は、 加算か減算のど ち ら かに指定する こ と も で き ますが、 sub 信号の<br />

制御に従ってダ イ ナ ミ ッ ク に変更する こ と も で き ます。<br />

CMult ザイ リ ンクスの CMult ブロッ クは、 gain 演算子を イ ンプ リ メ ン ト し<br />

ます。 出力は、 入力 と 定数値の積にな り ます。 この値は、 定数を求め<br />

る MATLAB の論理式で表すこ と がで き ます。<br />

Constant ザイ リ ンクスの Constant ブ ロ ッ ク では、 固定小数点値、 ブール値、<br />

<strong>DSP</strong>48 命令のいずれかの定数が生成さ れます。 このブロッ クは、<br />

Simulink の Constant ブロッ ク と類似していますが、 ザイ リンクス ブ<br />

ロ ッ ク の入力を直接駆動で き る点が異な り ます。<br />

Convert ザイ リ ンクスの Convert ブ ロ ッ ク では、 各入力サンプルが指定し た演<br />

算タ イプの値に変換されます。 た と えば、 あ る数値を符号付き (2 の補<br />

数) または符号なしの値にできます。<br />

Counter ザイ リ ンクスの Counter ブロックは、 フ リー ランニング カウンタ、<br />

またはアップ カウンタ、 ダウン カウンタ、 アップ/ダウン カウンタな<br />

どのカ ウ ン ト 制限のあ る カ ウ ン タ を イ ンプ リ メ ン ト し ます。 カウンタ<br />

の出力は、 符号付き ま たは符号な し の固定小数点の値で指定で き ま<br />

す。<br />

Expression ザイ リ ンクスの Expression ブ ロ ッ ク は、 ビ ッ ト 単位の論理式を実行<br />

します。<br />

Inverter ザイ リ ンクスの Inverter ブ ロ ッ ク では、 固定小数点型の論理コ ンポー<br />

ネン ト がビ ッ ト 単位で計算さ れます。 こ のブ ロ ッ ク は、 合成可能な<br />

VHDL モジュールと してインプ リ メ ン ト されます。<br />

Logical ザイ リ ンクスの Logical ブロッ クでは、 2、 3、 または 4 つの固定小数<br />

点の値のビ ッ ト 単位の論理演算が実行さ れます。 オペラ ン ド には、 2<br />

進小数点の位置を揃え る ため、 必要に応じ て 0 がパデ ィ ング された<br />

り 、 符号が拡張さ れた り し ます。 こ れら の値で論理演算が実行さ れ、<br />

結果が出力ポー ト に送信されます。<br />

MCode ザイ リ ンクスの MCode ブロッ クは、Simulink でユーザーの提供する<br />

MATLAB 関数を実行する ための コ ンテナです。 M 関数の名前はブ<br />

ロックのパラメータから指定します。 このブロックは、 M コード を実<br />

行して Simulink のシ ミ ュ レーシ ョ ン中にブ ロ ッ ク の出力を計算し ま<br />

す。 同じ コー ド は、 ハー ド ウ ェ アが生成さ れる と き に、 同等のビヘイ<br />

ビア レベルの VHDL/Verilog に直接変換さ れます。<br />

<strong>System</strong> <strong>Generator</strong> <strong>for</strong> <strong>DSP</strong> <strong>リファレンス</strong> <strong>ガイド</strong> japan.xilinx.com 41<br />

リリース 9.2.00 2007 年 8 月<br />

R

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!