02.08.2013 Views

System Generator for DSP リファレンス ガイド - Xilinx

System Generator for DSP リファレンス ガイド - Xilinx

System Generator for DSP リファレンス ガイド - Xilinx

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

ブロックセッ ト ラ イ ブ ラ リ の構造<br />

表 6 : Index ブロッ ク<br />

Index ブロック 説明<br />

Sample Time Sample Time ブ ロ ッ ク では、 標準化された入力値のサンプル周期がレ<br />

ポー ト されます。 標準化さ れたサンプル周期は、 Simulink の絶対サン<br />

プル周期 と は異な り ます。 ハー ド ウ ェ アでは、 定数 と し て イ ンプ リ メ<br />

ントされます。<br />

Scale ザイ リ ンクスの Scale ブロックでは、 入力が 2 のべき乗でス ケール変<br />

換されます。 べき乗の値は、 正にでも負にでもでき ます。 このブロッ<br />

ク には、 入力が 1 つ と 出力が 1 つあ り ます。 ス ケール変換では、 コ ン<br />

テナ内のビ ッ ト を変更せずに 2 進小数点の位置が移動 さ れます。<br />

Serial to Parallel Serial to Parallel ブ ロ ッ ク では、 連続し て入力さ れたデータ が指定し<br />

た倍数のサイ ズの出力 1 つにま と められて、 出力されます。 この連続<br />

入力は、 最上位ワー ド ま たは最下位ワー ド のいずれかを先頭に し た順<br />

序にな り ます。<br />

Shared Memory ザイ リ ンクスの Shared Memory ブロッ クは、 複数のデザインや 1 つ<br />

のデザイ ンの選択し た箇所で共有で き る ラ ンダム アクセス メモリ<br />

(RAM) をインプリ メント します。<br />

Shared Memory Read ザイ リ ンクスの Shared Memory Read ブロッ クは、 ザイ リ ンクスの共<br />

有メモリ オブジ ェ ク ト か ら データ を読み出すための高速イ ン ター<br />

フェイスです。 このブロックでは、 FIFO オブジェ ク ト と ロ ッ ク可能<br />

な共有メ モ リ オブジェ ク ト の両方がサポー ト されます。<br />

Shared Memory Write ザイ リ ンクスの Shared Memory Read ブロッ クは、 ザイ リ ンクスの共<br />

有メモリ オブジェ ク ト にデータを書き込むための高速インターフェ<br />

イスです。 このブロックでは、 FIFO オブジェ ク ト と ロ ッ ク可能な共<br />

有メモリ オブジェ ク ト の両方がサポー ト されます。<br />

Shift ザイ リ ンクスの Shift ブ ロ ッ ク は、 入力信号を左ま たは右にシフ ト し<br />

ます。 出力には、 入力 と 同じ固定小数点の コ ンテナが含まれます。<br />

Simulation Multiplexer Simulation Multiplexer ブロッ クは、 <strong>System</strong> <strong>Generator</strong> で廃止されて<br />

います。<br />

SineCosine ザイ リ ンクスの SineCosine ブロッ クでは sin(x) と cos(x) のどちらか、<br />

ま たは両方が計算さ れ、 <strong>リファレンス</strong> サイン波を ROM に格納し ま<br />

す。 ROM の深 さ は、 こ のブ ロ ッ ク の入力ポー ト の幅で定義 さ れます。<br />

Single Port RAM ザイ リ ンクスの Single Port RAM ブ ロ ッ ク は、 データ入力ポー ト と<br />

データ出力ポー ト が 1 つずつ付いた ラ ンダム アクセス メモリ (RAM)<br />

をインプリ メント します。<br />

Single-Step Simulation ザイ リ ンクスの Single-Step Simulation ブロックは、 シングル ステッ<br />

プ モー ド の場合に ク ロ ッ ク サイクルごとにシミ ュレーショ ンを一時<br />

停止し ます。<br />

Slice ザイ リ ンクスの Slice ブ ロ ッ ク を使用する と 、 入力データ か ら ビ ッ ト<br />

のシーケンスを切り取り、 新しいデータ値を作成できます。 このデー<br />

タ値がブロ ッ クから出力されます。 出力データ型は、 2 進小数点が 0<br />

の位置の符合な し にな り ます。<br />

<strong>System</strong> <strong>Generator</strong> <strong>for</strong> <strong>DSP</strong> <strong>リファレンス</strong> <strong>ガイド</strong> japan.xilinx.com 39<br />

リリース 9.2.00 2007 年 8 月<br />

R

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!