28.11.2014 Views

Analisis Rangkaian Listrik Jilid-1 - Ee-cafe.org

Analisis Rangkaian Listrik Jilid-1 - Ee-cafe.org

Analisis Rangkaian Listrik Jilid-1 - Ee-cafe.org

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

Model Piranti Aktif, Dioda, OpAmp<br />

R R<br />

v<br />

1 + 2<br />

o = v s<br />

R2<br />

Inilah hubungan antara keluaran dan masukan yang dapat kita<br />

tuliskan<br />

v o = Kv s dengan<br />

R1<br />

+ R<br />

K =<br />

R<br />

2<br />

Konstanta K ini kita sebut gain loop tertutup karena gain ini<br />

diperoleh pada rangkaian dengan umpan balik. Dengan demikian<br />

kita mempunyai dua macam gain, yaitu gain loop terbuka (µ) dan<br />

gain loop tertutup (K). Gain loop terbuka sangat besar nilainya<br />

namun ketidak pastiannya juga besar. Gain loop tertutup lebih kecil<br />

namun nilainya dapat kita kendalikan dengan lebih cermat yaitu<br />

dengan cara memilih resistor berkualitas baik, dengan ketelitian<br />

cukup tinggi. Jadi dengan membuat umpan balik, kita memperoleh<br />

gain yang lebih kecil tetapi dengan ketelitian lebih baik.<br />

Dalam menghitung K di atas, kita menggunakan model ideal dengan<br />

µ yang tak hingga besarnya. Dalam kenyataan, µ mempunyai nilai<br />

besar tetapi tetap tertentu. Berapa besar pengaruh nilai µ yang<br />

tertentu ini terhadap nilai K dapat kita analisis dengan menggunakan<br />

rangkaian model sumber tak-bebas seperti pada Gb.5.12. yang<br />

dilengkapi dengan umpan balik seperti pada Gb.5.14. <strong>Analisis</strong>nya<br />

tidak kita lakukan di sini namun hasil yang akan diperoleh adalah<br />

berbentuk<br />

*<br />

K =<br />

1 +<br />

( / µ )<br />

dengan K * adalah gain loop tertutup jika µ mempunyai nilai tertentu.<br />

Model ideal akan memberikan hasil yang baik selama K

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!