12.07.2015 Views

Circuits et systemes de modelisation analogique de neurones ...

Circuits et systemes de modelisation analogique de neurones ...

Circuits et systemes de modelisation analogique de neurones ...

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

Chapitre III : circuits intégrés réalisés.est un "OU" logique entre carry <strong>et</strong> res<strong>et</strong> ce qui perm<strong>et</strong> d'initialiser le compteur externe avec laseule comman<strong>de</strong> res<strong>et</strong>.La sortie du déco<strong>de</strong>ur est validée par un signal supplémentaire, <strong>de</strong>cen, afin <strong>de</strong> s'assurer <strong>de</strong>l'absence <strong>de</strong> recouvrement dans la ferm<strong>et</strong>ure <strong>de</strong>s interrupteurs <strong>et</strong> <strong>de</strong> pouvoir garantir le tempsd'établissement <strong>de</strong> la consigne avant <strong>de</strong> pouvoir la mémoriser.Enfin, <strong>de</strong>s signaux <strong>de</strong> test perm<strong>et</strong>tent <strong>de</strong> contrôler directement la partie opérative.L'ensemble <strong>de</strong> la logique a été décrit en langage VHDL (Very High-level DescriptiveLanguage), la synthèse logique <strong>et</strong> le layout ont ensuite étés réalisés automatiquement à l'ai<strong>de</strong>d'outils <strong>de</strong> CAO.ClkRes<strong>et</strong>Start1DataWEAdresseRes<strong>et</strong>CARTE I/OClkCOMPTEUROECCLR CCKENWEA SRAM D D CNAOutStart1 Start2 Res<strong>et</strong>ClkANNIE 1VrefVfuiteVmemCpten Next Iout+1Rfuite1Cmem1Res<strong>et</strong>Start1 Start2 Res<strong>et</strong>ClkANNIE 2VrefVfuiteVmemCpten Next Iout+1Rfuite2Cmem2Figure 3-17 : mise en œuvre du chaînage pour <strong>de</strong>ux circuits "annie".La figure 3-17 montre la mise en œuvre du principe <strong>de</strong> chaînage avec <strong>de</strong>ux circuits "annie", undispositif externe perm<strong>et</strong> <strong>de</strong> remplir la SRAM avec les paramètres nécessaires <strong>et</strong> <strong>de</strong> contrôlerles différents signaux numériques <strong>de</strong> l'ASIC.4.3.Mesures.Nous avons réalisé une carte d'application conforme au schéma <strong>de</strong> chaînage présenté à lafigure 3-17, avec une carte d'entrées/sorties <strong>de</strong> type PCI1200 (National Instrument). Lelogiciel que nous avons développé perm<strong>et</strong> à l'utilisateur <strong>de</strong> choisir les valeurs pour chaqueparamètre, <strong>de</strong> les charger dans la SRAM <strong>et</strong> <strong>de</strong> contrôler le séquenceur. Le logiciel perm<strong>et</strong>aussi <strong>de</strong> sauvegar<strong>de</strong>r les fichiers <strong>de</strong> paramètres, d'appliquer les signaux <strong>de</strong> test pour un <strong>de</strong>scircuits "annie" <strong>et</strong> <strong>de</strong> faire <strong>de</strong> l'acquisition <strong>de</strong> données.119

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!