11.07.2015 Views

Problemas - Departamento de Electricidad y Electrónica

Problemas - Departamento de Electricidad y Electrónica

Problemas - Departamento de Electricidad y Electrónica

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

162. Analizar el circuito <strong>de</strong> la figura y dibujar el diagrama <strong>de</strong> niveles lógicos porlos que van pasando las salidas A, B y C, a medida que van llegando losimpulsos <strong>de</strong> reloj en los dos siguientes casos:Inicialmente A=B=C=0.Inicialmente A=B=1 y C=X.3. Se dispone <strong>de</strong> una señal digital periódica C, <strong>de</strong> período T. A partir <strong>de</strong>dicha señal, y en sincronismo con sus flancos <strong>de</strong> subida, se necesita generarotra señal cuyo período y cuyo ancho <strong>de</strong> impulso <strong>de</strong>ben ser seleccionablesmediante 2 señales <strong>de</strong> control C 0 y C 1 , tal y como se indica en la tablaadjunta. Diseñar un circuito lógico capaz <strong>de</strong> generarlas.Controles Características <strong>de</strong> la señalC 0 C 1 Ancho <strong>de</strong> impulso Período0 0 No se genera impulso0 1 T 2T1 0 2T 3T1 1 3T 4T4. Diseñar un divisor <strong>de</strong> frecuencia por 3 síncrono, utilizando flip-flops J-Kactivados por el flanco negativo.5. Los números entre 0 y 3, expresados en binario natural, se transmiten enserie por una línea <strong>de</strong> datos Y. Primero se transmite el bit más significativo,y la transmisión está sincronizada con una señal <strong>de</strong> reloj.

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!