Evolución de los Microprocesadores ( INTEL-AMD ) - IES Los Viveros
Evolución de los Microprocesadores ( INTEL-AMD ) - IES Los Viveros
Evolución de los Microprocesadores ( INTEL-AMD ) - IES Los Viveros
Create successful ePaper yourself
Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.
<strong>Evolución</strong> <strong>de</strong> <strong>los</strong> <strong>Microprocesadores</strong> (<strong>INTEL</strong> – <strong>AMD</strong>)<br />
Fig. Nro. 3.5.c, temporización <strong>de</strong> lectura <strong>de</strong> memoria <strong>de</strong>l 80486<br />
Tpempo1 3 - 8 nseg Tiempo <strong>de</strong> retardo <strong>de</strong>l direccionamiento<br />
Tiempo 2 6 nseg Tiempo <strong>de</strong> estabilización <strong>de</strong> <strong>los</strong> datos<br />
Tiempo 3 76 nseg tiempo <strong>de</strong> acceso<br />
La figura Nro. 3.5.d muestra el diagrama <strong>de</strong> temporización para llenar una<br />
línea <strong>de</strong> caché con cuatro números <strong>de</strong> 32 bits usando una ráfaga. Obsérvese<br />
que las direcciones ( A31-A4 ) aparecen durante T1 y permanecen<br />
constantes durante el ciclo <strong>de</strong> ráfaga. Obsérvese que también A2 y A3<br />
cambian durante cada T2, <strong>de</strong>spués <strong>de</strong>l primero para direccionar cuatro<br />
números consecutivos <strong>de</strong> 32 bits en el sistema <strong>de</strong> memoria , llenar un caché<br />
utilizando una ráfaga requiere <strong>de</strong> sólo 5 periodos <strong>de</strong> reloj ( T1 y 4 T2 ) para<br />
llenar una línea <strong>de</strong> caché con cuatro dobles palabras <strong>de</strong> datos.<br />
Fig. Nro. 3.5.d, un ciclo por ráfaga que lee 4 palabras dobles en 5 periodos<br />
<strong>de</strong> reloj.<br />
3.5.1.5.3.- Administrador <strong>de</strong> memoria <strong>de</strong>l 80486<br />
El 80486 contiene el mismo sistema <strong>de</strong> administración <strong>de</strong> memoria<br />
que el 80386. Esto incluye una unidad <strong>de</strong> paginación para permitir que