24531904_j
24531904_j 24531904_j
PMOVMSKB—Move Byte Mask To Integer オペコード 命令 説明 0F,D7,/r PMOVMSKB r32, mm MM のバイト・マスクを r32 に移動する。 操作 r32[7] = mm[63]; r32[6] = mm[55]; r32[5] = mm[47]; r32[4] = mm[39]; r32[3] = mm[31]; r32[2] = mm[23]; r32[1] = mm[15]; r32[0] = mm[7]; r32[31-8] = 0x000000; 説明 PMOVMSKB 命令は、 命令の ソ ー ス ・ オペラ ン ド の各バ イ ト の最上位ビ ッ ト で作成 さ れ た 8 ビット ・マスクを返す。 数値例外 なし。 保護モード例外 #GP(0) CS、 DS、 ES、 FS、 または GS セグメン ト 内のメモ リ ・ オ ペラン ドの実効アドレスが無効の場合。 #SS(0) SS セグメン ト 内のアド レスが無効の場合。 #PF ( フォルト ・コード ) ペー ジ ・ フ ォ ル ト が発生した場合。 #UD CR0.EM = 1 の場合。 #NM CR0 の TS ビ ッ ト がセ ッ ト さ れた場合。 #MF 未処理の FPU 例外がある場合。 #AC アライメントの合っていないメモリ参照を行った場合。 #AC 例外を イ ネ ー ブルにす る には、 3 つの条件に該当しな ければならない(CR0.AMがセ ッ ト されている、EFLAGS.AC がセ ッ ト さ れてい る、 現在の CPL が 3 である )。 実アドレス・モード例外 割り込み 13 オペラン ド の一部が 0 ~ 0FFFFH の実効ア ド レス空間の範 囲外の場合。 #UD CR0.EM = 1 の場合。 #NM CR0 の TS ビ ッ ト がセ ッ ト さ れた場合。 #MF 未処理の FPU 例外がある場合。 3:992 第 3 巻 : IA-32 ストリーミング SIMD 拡張命令リファレンス
PMOVMSKB—Move Byte Mask To Integer ( 続き ) 仮想 8086 モード例外 実ア ド レ ス ・ モー ド と 同じ例外。 #PF ( フォルト ・コード ) ペー ジ ・ フ ォ ル ト が発生した場合。 #AC 現行特権レベルが 3 のときに、 アライメントの合っていな い メ モ リ 参照を行 っ た場合。 追加の Itanium ベース・システム環境例外 Itanium アーキテクチャ ・ 浮動小数点レ ジ ス タ無効フ ォ ル ト (PSR.dfl が 1 の場合 )。 レジスタ ・ フォルト 第 3 巻 : IA-32 ストリーミング SIMD 拡張命令リファレンス 3:993
- Seite 954 und 955: MOVUPS—Move Unaligned Four Packed
- Seite 956 und 957: MULPS—Packed Single-FP Multiply (
- Seite 958 und 959: MULSS—Scalar Single-FP Multiply (
- Seite 960 und 961: ORPS—Bit-wise Logical OR for Sing
- Seite 962 und 963: RCPPS—Packed Single-FP Reciprocal
- Seite 964 und 965: RCPSS—Scalar Single-FP Reciprocal
- Seite 966 und 967: RSQRTPS—Packed Single-FP Square R
- Seite 968 und 969: RSQRTSS—Scalar Single-FP Square R
- Seite 970 und 971: SHUFPS—Shuffle Single-FP ( 続き
- Seite 972 und 973: SQRTPS—Packed Single-FP Square Ro
- Seite 974 und 975: SQRTSS—Scalar Single-FP Square Ro
- Seite 976 und 977: STMXCSR—Store Streaming SIMD Exte
- Seite 978 und 979: SUBPS—Packed Single-FP Subtract
- Seite 980 und 981: SUBSS—Scalar Single-FP Subtract
- Seite 982 und 983: UCOMISS—Unordered Scalar Single-F
- Seite 984 und 985: UNPCKHPS—Unpack High Packed Singl
- Seite 986 und 987: UNPCKLPS—Unpack Low Packed Single
- Seite 988 und 989: XORPS—Bit-wise Logical Xor for Si
- Seite 990 und 991: PAVGB/PAVGW—Packed Average オペ
- Seite 992 und 993: PAVGB/PAVGW—Packed Average ( 続
- Seite 994 und 995: PINSRW—Insert Word オペコー
- Seite 996 und 997: PMAXSW—Packed Signed Integer Word
- Seite 998 und 999: PMAXUB—Packed Unsigned Integer By
- Seite 1000 und 1001: PMINSW—Packed Signed Integer Word
- Seite 1002 und 1003: PMINUB—Packed Unsigned Integer By
- Seite 1006 und 1007: PMULHUW—Packed Multiply High Unsi
- Seite 1008 und 1009: PSADBW—Packed Sum of Absolute Dif
- Seite 1010 und 1011: PSHUFW—Packed Shuffle Word オペ
- Seite 1012 und 1013: MASKMOVQ—Byte Mask Write オペ
- Seite 1014 und 1015: MOVNTPS—Move Aligned Four Packed
- Seite 1016 und 1017: MOVNTQ—Move 64 Bits Non Temporal
- Seite 1018 und 1019: PREFETCH—Prefetch オペコード
- Seite 1020 und 1021: SFENCE—Store Fence オペコー
- Seite 1022 und 1023: 3:1010 第 3 巻 : IA-32 ストリ
- Seite 1024 und 1025: 4.5.2 分岐予測と nop . . . . .
- Seite 1027 und 1028: 第 I 部 : インテル ® Itanium
- Seite 1029 und 1030: 第 I 部 : インテル ® Itanium
- Seite 1031 und 1032: 4-45 オペコード 1 のシステ
PMOVMSKB—Move Byte Mask To Integer<br />
オペコード 命令 説明<br />
0F,D7,/r PMOVMSKB r32, mm MM のバイト・マスクを r32 に移動する。<br />
操作<br />
r32[7] = mm[63]; r32[6] = mm[55];<br />
r32[5] = mm[47]; r32[4] = mm[39];<br />
r32[3] = mm[31]; r32[2] = mm[23];<br />
r32[1] = mm[15]; r32[0] = mm[7];<br />
r32[31-8] = 0x000000;<br />
説明<br />
PMOVMSKB 命令は、 命令の ソ ー ス ・ オペラ ン ド の各バ イ ト の最上位ビ ッ ト で作成 さ れ<br />
た 8 ビット ・マスクを返す。<br />
数値例外<br />
なし。<br />
保護モード例外<br />
#GP(0) CS、 DS、 ES、 FS、 または GS セグメン ト 内のメモ リ ・ オ<br />
ペラン ドの実効アドレスが無効の場合。 #SS(0) SS セグメン ト 内のアド レスが無効の場合。<br />
#PF ( フォルト ・コード ) ペー ジ ・ フ ォ ル ト が発生した場合。<br />
#UD CR0.EM = 1 の場合。<br />
#NM CR0 の TS ビ ッ ト がセ ッ ト さ れた場合。<br />
#MF 未処理の FPU 例外がある場合。<br />
#AC アライメントの合っていないメモリ参照を行った場合。<br />
#AC 例外を イ ネ ー ブルにす る には、 3 つの条件に該当しな<br />
ければならない(CR0.AMがセ ッ ト されている、EFLAGS.AC<br />
がセ ッ ト さ れてい る、 現在の CPL が 3 である )。<br />
実アドレス・モード例外<br />
割り込み 13 オペラン ド の一部が 0 ~ 0FFFFH の実効ア ド レス空間の範<br />
囲外の場合。<br />
#UD CR0.EM = 1 の場合。<br />
#NM CR0 の TS ビ ッ ト がセ ッ ト さ れた場合。<br />
#MF 未処理の FPU 例外がある場合。<br />
3:992 第 3 巻 : IA-32 ストリーミング SIMD 拡張命令リファレンス