02.01.2013 Aufrufe

Schaltungstechnik

Schaltungstechnik

Schaltungstechnik

MEHR ANZEIGEN
WENIGER ANZEIGEN

Sie wollen auch ein ePaper? Erhöhen Sie die Reichweite Ihrer Titel.

YUMPU macht aus Druck-PDFs automatisch weboptimierte ePaper, die Google liebt.

422 6 Funktionsschaltungen mit FETs<br />

V1 1<br />

Bild 6.4-24: Ergebnis der DC-Analyse<br />

+ -<br />

0<br />

R1<br />

5k<br />

2.500V<br />

C1<br />

10u<br />

Als nächstes erfolgt für die Testschaltung in Bild 6.4-23 eine AC-Analyse. Das<br />

Ergebnis der AC-Analyse ist in Bild 6.4-25 dargestellt. Der Lastwiderstand an<br />

Knoten 2 ist in dem Schaltungsbeispiel 200k (ohne Berücksichtigung von Innenwiderständen).<br />

Somit ist die „innere“ Verstärkung von Knoten 3 nach Knoten 2:<br />

v (6.4-19)<br />

23 = gmM1+ gmM2 200k = 400 1 66k = 240;<br />

Die Gesamtverstärkung von Knoten 1 nach Knoten 2 ist dann, wie für Parallelgegenkopplung<br />

bei genügend hoher „innerer“ Verstärkung bekannt:<br />

v (6.4-20)<br />

21 = R2 R1 = 40;<br />

Die Lastkapazität bildet mit dem Innenwiderstand an Knoten 2 eine obere Eckfrequenz.<br />

1,0k<br />

100<br />

10<br />

U2 U3 1,0<br />

3,0kHz 30kHz 300kHz 3,0MHz 30MHz<br />

Bild 6.4-25: Ergebnis der AC-Analyse des CMOS-Inverters<br />

3<br />

R2<br />

200k<br />

gmM1+ gmM2200k 240<br />

U2 <br />

U1 R2 R1 40<br />

M1<br />

NMOS<br />

0<br />

5.000V<br />

VDD<br />

+ -<br />

M2<br />

DC = 5V<br />

KP = 5u<br />

W = 160u<br />

L = 2u<br />

PMOS VTO = -1V<br />

-450.0uA<br />

C2<br />

2<br />

1p<br />

450.0uA<br />

KP = 10u<br />

W = 80u<br />

L = 2u<br />

VTO = 1V<br />

0<br />

0

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!