02.01.2013 Aufrufe

Schaltungstechnik

Schaltungstechnik

Schaltungstechnik

MEHR ANZEIGEN
WENIGER ANZEIGEN

Erfolgreiche ePaper selbst erstellen

Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.

420 6 Funktionsschaltungen mit FETs<br />

Tabelle 6.4 - 1: NOR-Gatter mit zwei Eingängen<br />

U 1<br />

U 2<br />

leitende<br />

Transistoren<br />

Einen Sonderfall stellt das bidirektionale Transmission-Gate dar (Bild 6.4-22).<br />

Liegt am Eingang S der Logikzustand "1" vor, so sind die Transistoren M1 und M2<br />

leitend. Knoten 1 und 2 sind damit relativ niederohmig verbunden. Bei Ansteuerung<br />

am Eingang S mit logisch "0" sind die Transistoren M1 und M2 gesperrt, die<br />

Verbindung zwischen Knoten 1 und 2 ist hochohmig unterbrochen.<br />

Bild 6.4-22: Transmission-Gate mit Ansteuerung<br />

gesperrte<br />

Transistoren<br />

"0" "0" M3, M4 M1, M2 "1"<br />

"1" "0" M1, M3 M2, M4 "0"<br />

"0" "1" M4, M2 M1, M3 "0"<br />

"1" "1" M1, M2 M3, M4 "0"<br />

Tabelle 6.4 - 2: NAND-Gatter mit zwei Eingängen<br />

U 1<br />

U 2<br />

leitende<br />

Transistoren<br />

gesperrte<br />

Transistoren<br />

"0" "0" M3, M4 M1, M2 "1"<br />

"1" "0" M2, M3 M1, M4 "1"<br />

"0" "1" M1, M4 M2, M3 "1"<br />

"1" "1" M1, M2 M3, M4 "0"<br />

S<br />

U DD<br />

M 2<br />

U DD<br />

1 2<br />

M 1<br />

U 3<br />

U 3

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!