13.07.2015 Aufrufe

Design Flow und Verilog

Design Flow und Verilog

Design Flow und Verilog

MEHR ANZEIGEN
WENIGER ANZEIGEN

Erfolgreiche ePaper selbst erstellen

Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.

RegisterNetze (wires) in Hardware:• Der Wert eines Signals in digitalenSchaltkreisen werden bestimmt vomTreiber des Netzes• Ist der Treiber abgeschaltet, befindet sichdas Netz im Zustand „high impedance“Variablen in einem Algorithmus:• Der Wert einer Variablen inProgrammiersprachen wird nicht einem Treiberzugewiesen, sondern direkt einem Wert• Dieser Wert wird gespeichert solange er nichtverändert wirdRegister in <strong>Verilog</strong>:• Register in <strong>Verilog</strong> als Modell von Variablen in Programmiersprachen• Für logische Werte vom Typ reg, für Zahlen vom Typ integer oder real (time, realtime)• Output-Ports vom Typ „reg“ werden in sequentiellen Schaltkreisen verwendet• Damit wird sichergestellt, dass der Wert des Signals bis zum nächsten Taktzyklusgehalten wird, statt in den Zustand „High Impedance“ zu wechseln• Register in <strong>Verilog</strong> sind nicht equivalent mit Flip-Flops in Hardware!DST SS2003 - Hardware Description LanguagesSuS@TI, Seite 33

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!