11.07.2015 Aufrufe

Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation

Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation

Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation

MEHR ANZEIGEN
WENIGER ANZEIGEN

Erfolgreiche ePaper selbst erstellen

Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.

Leistungsverbrauch (1) Ist bei Hochleistungs-ICs eines der dominierenden Probleme Setzt sich aus mehreren Anteilen zusammen:1. Dynamischer Anteil zum Auf- <strong>und</strong> Entladen von Last- <strong>und</strong> parasitären KapazitätenDie Ladung auf der Lastkapazität C List Q = VDD x C L. Mittlerer Strom bei Frequenz f: I = f x Q.Die mittlere Leistung ist daherP = I x VDD = f x VDD 2 x C lWährend des Ladens wird ½ x C x VDD 2 im PMOS dissipiert, beim Entladen der Rest im NMOS.Dieser Anteil hängt nicht von den Transistoreigenschaften ab.⇒ Lastkapazität reduzieren⇒ Versorgungsspannung reduzieren⇒ Betriebsfrequenz reduzierenAngabe im Datenblattz.B. in µW / MHzLeistung[W]VDD = 3VVDD = 2VFrequenz[Hz]Digitale <strong>Schaltungstechnik</strong> 2005 - <strong>Logikfamilien</strong>P. Fischer, TI, Uni Mannheim, Seite 30

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!