11.07.2015 Aufrufe

Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation

Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation

Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation

MEHR ANZEIGEN
WENIGER ANZEIGEN

Erfolgreiche ePaper selbst erstellen

Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.

Berechnung der Schwelle Unter Vernachlässigung des Ausgangswiderstands kann man die Schwellenspannung V Mabschätzen:Es muß gelten: I PMOS= I NMOSK N(W/L) N(V M-V TN) 2 = K P(W/L) P(VDD-V M-|V TP|) 2r(VDD − VTP) + VTNβPVM = mit r =βmit β =N1 + rKWL Für V TN= |V TP| wird die Forderung V M= VDD/2 durch r=1 erfüllt, d.h.K N(W/L) N= K P(W/L) P Da normalerweise K N= 2...3 K Pfolgt für eine Schwelle auf halber Versorgung:(W/L) P= 2...3 x (W/L) N In DSM hängt der Drainstrom nicht mehr quadratisch, sondern fast linear von der Gatespannung ab.Am Ergebnis ändert das nichts! Die Schwelle hängt recht unkritisch von k ab. Wichtigeres Kriterium für k sind Anstiegs- <strong>und</strong> Abfallzeiten.Digitale <strong>Schaltungstechnik</strong> 2005 - <strong>Logikfamilien</strong>P. Fischer, TI, Uni Mannheim, Seite 26

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!