Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation
Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation
Logikfamilien - Lehrstuhl für Schaltungstechnik und Simulation
Erfolgreiche ePaper selbst erstellen
Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.
CMOS Inverter Transferkennlinie Entstehung der Transferkennlinie:- Für jede Eingangsspannung werden die Ausgangskennlinien des NMOS <strong>und</strong> des PMOS gezeichnet.- Der Ausgang nimmt die Spannung am Schnittpunkt an (I D,N = I D,P ). <strong>Simulation</strong> mit VDD=3V, (W/L) N= (W/L) P= 0.8µm/0.25µm, V in= 0..3V in Schritten von 0.5VV in = 3.0VV in = 2.5VV in = 0.0VV in = 0.5VV in = 1.0VV in = 1.5VV in = 2.0VV in = 3.0V 2.5VV in = 2.0VV in = 1.5VV in = 1.0VV in = 0.0V 0.5VDigitale <strong>Schaltungstechnik</strong> 2005 - <strong>Logikfamilien</strong>P. Fischer, TI, Uni Mannheim, Seite 21