Logik und Gatter - Lehrstuhl für Schaltungstechnik und Simulation
Logik und Gatter - Lehrstuhl für Schaltungstechnik und Simulation
Logik und Gatter - Lehrstuhl für Schaltungstechnik und Simulation
Erfolgreiche ePaper selbst erstellen
Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.
CMOS NAND <strong>Gatter</strong> mit >2 Eingängen<br />
z.B. NAND3:<br />
NAND3<br />
Schaltsymbole<br />
Realisierung<br />
a b c<br />
0<br />
0<br />
0<br />
0<br />
0<br />
1<br />
a ⋅ b ⋅ c<br />
1<br />
1<br />
a<br />
b<br />
c<br />
f<br />
a b c<br />
0<br />
0<br />
1<br />
1<br />
0<br />
1<br />
1<br />
0<br />
0<br />
1<br />
1<br />
1<br />
0<br />
1<br />
1<br />
1<br />
0<br />
1<br />
Viele Eingänge:<br />
1<br />
1<br />
1<br />
1<br />
1<br />
0<br />
a<br />
b<br />
c<br />
a<br />
b<br />
c<br />
a 1<br />
&<br />
&<br />
f<br />
f<br />
a<br />
b<br />
c<br />
a • b • c<br />
Merke:<br />
Mehr als ~ 4 Eingänge<br />
sind ungebräuchlich !<br />
a 2<br />
a 3<br />
a 4<br />
a 5<br />
f<br />
Digitale <strong>Schaltungstechnik</strong> - Aussagenlogik <strong>und</strong> <strong>Gatter</strong><br />
© P. Fischer, ziti, Uni Heidelberg, Seite 24