03.02.2015 Aufrufe

Logik und Gatter - Lehrstuhl für Schaltungstechnik und Simulation

Logik und Gatter - Lehrstuhl für Schaltungstechnik und Simulation

Logik und Gatter - Lehrstuhl für Schaltungstechnik und Simulation

MEHR ANZEIGEN
WENIGER ANZEIGEN

Erfolgreiche ePaper selbst erstellen

Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.

Vorgriff: Layout Inverter<br />

Metall-Leitung<br />

mit Versorgungsspannung<br />

VDD<br />

Verbindung aus<br />

Poly-Silizium<br />

Eingang 'a'<br />

PMOS<br />

Transistor<br />

Spricht man von einer<br />

'0.18µm -Technologie', so meint<br />

man, daß dies die minimale<br />

Länge des Gates ist.<br />

Ausgang '!a'<br />

VDD<br />

Drain<br />

Leitung mit Masse<br />

Gate<br />

Source<br />

NMOS<br />

Transistor<br />

a<br />

GND<br />

!a<br />

Digitale <strong>Schaltungstechnik</strong> - Aussagenlogik <strong>und</strong> <strong>Gatter</strong><br />

© P. Fischer, ziti, Uni Heidelberg, Seite 19

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!